名称: | |
描述: | |
公开/私有: | 公开 私有 |
Verilog HDL数字系统设计与验证:以太网交换机案例分析 |
|
题名/责任者:
|
Verilog HDL数字系统设计与验证 / 乔庐峰, 陈庆华主编 |
ISBN:
|
978-7-121-40774-1 价格: CNY59.00 |
语种:
|
汉语 |
载体形态:
|
231页 : 图 ; 26cm |
出版发行:
|
北京 : 电子工业出版社, 2021 |
内容提要:
|
本书将以太网交换机电路的设计与实现作为完整案例,分别介绍了介质访问控制(MAC)控制器、数据帧合路电路、MAC帧处理电路、基于哈希散列的查表电路、简易队列管理器、基于链表的队列管理器、变长分组的分割与重组电路等通信和网络中常用的电路,并以此为基础,给出了两个版本的完整以太网交换机电路。书中所有电路都给出了必要的功能说明、算法原理和内部结构,以及完整的Verilog硬件描述语言设计代码和仿真测试代码。根据需要,书中穿插补充了基于现场可编程门阵列实现时需要考虑的系统时钟生成、系统设计约束、系统复位设计、环回测试、IP核生成与调用、FPGA在线调试、模块仿真与系统仿真等具体的工程技术问题。 |
主题词:
|
硬件描述语言 程序设计 高等学校 教材 |
主题词:
|
数字系统 系统设计 高等学校 教材 |
中图分类法
:
|
TP312VH 版次: 5 |
中图分类法
:
|
TP271 版次: 5 |
其它题名:
|
以太网交换机案例分析 |
主要责任者:
|
乔庐峰 主编 |
主要责任者:
|
陈庆华 主编 |
使用对象附注:
|
普通高等教育“十三五”规划教材 |
标签:
|
|
相关资源:
|
|
分享资源:
|
HEA| |02180nam 2200337 450 001| |012021010957 005| |20210518143322.1 010| |▼a978-7-121-40774-1▼dCNY59.00 099| |▼aCAL 012021053464|bu 100| |▼a20210518d2021 em y0chiy50 ea 101|0 |▼achi 102| |▼aCN▼b110000 105| |▼aak a 000yy 106| |▼ar 200|1 |▼aVerilog HDL数字系统设计与验证▼AVerilo- | |g HDL shu zi xi tong she ji yu- | | yan zheng▼e以太网交换机案例分析▼f乔庐峰, 陈- | |庆华主编 210| |▼a北京▼c电子工业出版社▼d2021 215| |▼a231页▼c图▼d26cm 225|2 |▼a电子信息科学与工程类专业规划教材▼Adian zi xi- | |n xi ke xue yu gong cheng lei - | |zhuan ye gui hua jiao cai 320| |▼a有书目 330| |▼a本书将以太网交换机电路的设计与实现作为完整案例,分别介绍- | |了介质访问控制(MAC)控制器、数据帧合路电路、MAC帧处理- | |电路、基于哈希散列的查表电路、简易队列管理器、基于链表的队列- | |管理器、变长分组的分割与重组电路等通信和网络中常用的电路,并- | |以此为基础,给出了两个版本的完整以太网交换机电路。书中所有电- | |路都给出了必要的功能说明、算法原理和内部结构,以及完整的Ve- | |rilog硬件描述语言设计代码和仿真测试代码。根据需要,书中- | |穿插补充了基于现场可编程门阵列实现时需要考虑的系统时钟生成、- | |系统设计约束、系统复位设计、环回测试、IP核生成与调用、FP- | |GA在线调试、模块仿真与系统仿真等具体的工程技术问题。- 333| |▼a普通高等教育“十三五”规划教材 410| 0|▼12001 ▼a电子信息科学与工程类专业规划教材 517|1 |▼a以太网交换机案例分析▼Asi tai wang jiao- | | huan ji an li fen xi 606|0 |▼a硬件描述语言▼Aying jian miao shu y- | |u yan▼x程序设计▼x高等学校▼j教材 606|0 |▼a数字系统▼Ashu zi xi tong▼x系统设计▼x- | |高等学校▼j教材 690| |▼aTP312VH▼v5 690| |▼aTP271▼v5 701| 0|▼a乔庐峰▼Aqiao lu feng▼4主编 701| 0|▼a陈庆华▼Achen qing hua▼4主编 801| 0|▼aCN▼bWHUTL▼c20210518 998| |▼aWHUT